Home > Kuliah, Sistem Digital > Elemen Rangkaian Sekuensial: Latch dan Flip-flop

Elemen Rangkaian Sekuensial: Latch dan Flip-flop

Hari ini saya telah selesai mengupdate handout kuliah TSK-205 Sistem Digital tentang elemen rangkaian sekuensial berupa latch dan flip-flop. Susunan pembahasan diperbarui sehingga terurut. Selain itu, ditambahkan juga diagram pewaktuan tiap elemen dan contoh ICnya.

Kuliah ini merupakan kuliah#11 dan membahas tentang elemen rangkaian yang dibutuhkan dalam rangkaian sekuensial. Rangkaian sekuensial sendiri adalah rangkaian yang keluarannya tidak hanya tergantung dari masukan saat ini, juga dari nilai keluaran sebelumnya. Dan tentu saja ini akan membutuhkan elemen penyimpan.

Latch dan flip-flop digunakan untuk menyimpan informasi 1 bit. Elemen latch yang akan dibahas adalah latch D (data) dan latch SR (set-reset). Flip-flop yang akan dibahas adalah flip-flop D master-slave (DFF master-slave), edge-trigerred D flip-flop, T flip-flop dan JK flip-flop. Perbedaan karakteristik keluaran elemen latch dan flip-flop akan diperbandingkan, yaitu latch merupakan elemen level-triggered, sedangkan flip-flop edge-triggered.

Setelah mempelajari bab ini, mahasiswa diharapkan akan mampu:

  1. [C2] Mahasiswa akan mampu menjelaskan perbedaan antara latch dan flip-flop
  2. [C4] Mahasiswa akan mampu menjelaskan fungsi karakteristik latch D, latch SR
  3. [C4] Mahasiswa akan mampu menjelaskan fungsi karakteristik flip-flop (D, T, dan JK)

File sumber: TSK205-Kuliah11-ElemenRangkaianSekuensial.pdf
Tautan: Kuliah TSK-205 Sistem Digital

Categories: Kuliah, Sistem Digital
  1. No comments yet.
  1. No trackbacks yet.
*

This blog is kept spam free by WP-SpamFree.

Skip to toolbar