Home > Kuliah, Sistem Digital > Kisi-Kisi Soal UTS TSK-205 Sistem Digital

Kisi-Kisi Soal UTS TSK-205 Sistem Digital

Ujian Tengah Semester TSK-205 Sistem Digital TA 2011/2012 akan dilaksanakan hari Rabu, 2 Mei 2012 jam 08.00-09.30. Saya sendiri belum terbiasa untuk membuat kisi-kisi ujian untuk soal uraian (tidak seperti saat ikut pelatihan Pekerti dan AA). Namun, kisi-kisi perlu dibuat untuk memberikan rambu-rambu bagi mahasiswa dalam mempersiapkan diri untuk ujian. Nah, berikut kisi-kisi soal ujian yang bisa saya buat:

Tentang Ujian

  • Sifat ujian: tutup buku
  • Tipe soal: uraian
  • Evaluasi pemahaman serta kemampuan desain dan analisis mahasiswa terhadap sistem digital jika diberikan satu kebutuhan spesifikasi masukan-keluaran sistem (level kognitif C1 sampai C5)

Materi Ujian

  1. Rangkaian Logika: bilangan biner, fungsi logika, persamaan logika, tabel kebenaran, gerbang dan rangkaian logika, analisis rangkaian;
  2. Sintesis ekspresi logika dari tabel kebenaran, bentuk kanonik SOP dan POS, konversi SOP<->POS, Rangkaian AND-OR, OR-AND, NAND-NAND dan NOR-NOR, rangkaian ekivalen NAND-NAND dari AND-OR dan NOR-NOR dari OR-AND;
  3. Penyederhanaan fungsi logika dengan aljabar Boolean, penyederhanaan dengan peta Karnaugh (K-Map), metode tabular Quine-McKluskey (opsional)
  4. Desain rangkain untuk fungsi dengan don’t care
  5. Desain rangkaian optimal dengan rangkaian multi-keluaran
  6. Gerbang buffer, tristate, transmission gate (TG), XOR, XNOR
  7. Rangkaian logika CMOS: NOT, NAND, NOR, AND, OR, TG, Buffer, multiplekser 2 masukan

Tujuan dan Sasaran

Mengevaluasi pemahaman dan kemampuan mahasiswa dalam:

  1. [C2] mengkonversi bilangan desimal ke bilangan digital (biner)
  2. [C3] merepresentasikan fungsi logika ke tabel kebenaran dan mampu mengaplikasikan fungsi ke dalam rangkaian logika
  3. [C4] menyatakan fungsi logika dari tabel kebenaran atau deskripsi hubungan masukan-keluaran sistem
  4. [C5] melakukan analisis rangkaian logika jika diberikan rangkaian dan nilai masukannya
  5. [C3] menggunakan dalil, teorema dan hukum aljabar Boolean untuk menyederhanakan persamaan logika
  6. [C3] menyederhanakan persamaan logika dengan peta Karnaugh (K-Map)
  7. [C3] menyederhanakan persamaan logika dari fungsi dengan masukan don’t care
  8. [C4] mendesain rangkaian logika optimal 2-level dengan benar jika diberikan kebutuhan/requirement desain yang diinginkan, baik dalam bentuk AND-OR, OR-AND, NAND-NAND dan NOR-NOR
  9. [C2] menjelaskan prinsip kerja rangkaian logika CMOS: NOT, NAND, NOR, AND, OR, TG, buffer, tristate
  10. [C3] mengimplementasikan gerbang TG dan rangkaian CMOSnya untuk gerbang XOR dan multiplekser 2-masukan

Download Kisi-Kisi-UTS-2012(pdf)

Categories: Kuliah, Sistem Digital
  1. No comments yet.
  1. No trackbacks yet.
*

This blog is kept spam free by WP-SpamFree.

Skip to toolbar