Home > Desain Sistem VLSI, Kuliah, Sistem Digital Lanjut > Tugas Desain Rangkaian Kombinasional

Tugas Desain Rangkaian Kombinasional

Kuliah TKC305 Sistem Digital Lanjut pertemuan 5 dan 6 akan membahas tentang desain HDL rangkaian kombinasional dengan Verilog. Blok rangkaian kombinasional yang akan dirancang adalah 1) multiplekser 4-ke-1, 16-ke-1, 2) enkoder biner 4-ke-22, enkoder prioritas, 3) dekoder/demultiplekser 3-ke-8 dan 4) dekoder BCD/hex ke 7-segmen.

Setelah mempelajari bab ini, mahasiswa akan mampu untuk 1) memprogram HDL Verilog untuk elemen-elemen rangkaian kombinasional dengan tepat (dapat tersintesis),  2) mensimulasikan dan menganalisis desain HDL rangkaian tersebut, 3) mensintesis desain rangkaian kombinasional dengan fungsi serupa IC seri 74xx untuk FPGA Xilinx, dan 4) mengevaluasi desain rangkaian tersebut melalui praktikum.

Sebagai kegiatan terstruktur, mahasiswa diwajibkan mengerjakan Tugas#5, yaitu membuat modul HDL untuk rangkaian kombinasional serupa IC seri 74xx. Tugas ini diketik komputer, disimpan dalam format file pdf dan dikirimkan ke email dengan format subjek NIM-tugas#5.

Rinciannya adalah sebagai berikut:

  1. Download datasheet untuk masing-masing IC TTL berikut:
    1. 74157 atau 74158: quad 2-line to 1-line data selector/multiplexer, noninverting / inverting
    2. 74153: dual 4-line to 1-line data selector/multiplexer
    3. 74151 atau 74152: 8-line to 1-line data selector/multiplexer
    4. 74251: 8-line to 1-line data selector/multiplexer with complementary three-state outputs
    5. 74148: 8-line to 3-line priority encoder
    6. 74348: 8 to 3-line priority encoder with three-state outputs
    7. 74138: 3 to 8-line decoder/demultiplexer
    8. 74139: dual 2 to 4-line decoder/demultiplexer
    9. 74237: 1-of-8 decoder/demultiplexer with address latch, active high outputs
    10. 7446 atau 7447 atau 7448 atau 7449 atau 74246 atau 74247 atau 74248 atau 7449: BCD to 7-segment decoder/driver
  2. Buat kode HDL untuk IC tersebut di atas
  3. Buat file testbench (test fixture) dan simulasikan

 

 

  1. No comments yet.
  1. No trackbacks yet.
*

This blog is kept spam free by WP-SpamFree.

Skip to toolbar