Home > Kuliah, Sistem Digital > Kisi-kisi UTS TKC-205 Sistem Digital (2012/2013)

Kisi-kisi UTS TKC-205 Sistem Digital (2012/2013)

Ujian tengah semester (UTS) tahun ajaran 2012/2013 akan diselenggarakan mulai tanggal 29 April 2013 mendatang (lihat jadwal lengkapnya). Untuk mata kuliah TKC-205 Sistem Digital, UTS akan dilaksanakan hari Rabu, 1 Mei 2013 jam 10.30-12.00. Berikut yang bisa saya sampaikan tentang materi yang akan diujikan dan apa yang perlu disiapkan oleh mahasiswa berdasarkan kompetensi yang diinginkan. Ini bukan kisi-kisi seperti yang diajarkan dulu saat Pekerti. Untuk materi kuliah ini, susah membuat kisi-kisinya.

Tentang Ujian

  • Sifat ujian: tutup buku
  • Tipe soal: uraian
  • Tujuan: mengevaluasi pemahaman mahasiswa dan kemampuan desain serta analisis sistem digital jika diberikan satu kebutuhan spesifikasi masukan-keluaran sistem (level kognitif C1 sampai C5)

Materi Ujian

  1. Rangkaian Logika: bilangan biner, fungsi logika, persamaan logika, tabel kebenaran, gerbang dan rangkaian logika, analisis rangkaian;
  2. Sintesis ekspresi logika dari tabel kebenaran, bentuk kanonik SOP dan POS, konversi SOP<->POS, Rangkaian AND-OR, OR-AND, NAND-NAND dan NOR-NOR, rangkaian ekivalen NAND-NAND dari AND-OR dan NOR-NOR dari OR-AND;
  3. Penyederhanaan fungsi logika dengan aljabar Boolean, penyederhanaan dengan peta Karnaugh (K-Map)
  4. Desain rangkain untuk fungsi dengan don’t care
  5. Desain rangkaian optimal dengan rangkaian multi-keluaran
  6. Rangkaian logika CMOS: NOT, NAND, NOR, AND, OR, TG, Buffer

Kompetensi
Kompetensi yang diharapkan dari mahasiswa adalah mahasiswa mampu untuk:

  1. [C2] mengkonversi bilangan desimal ke bilangan digital (biner)
  2. [C3] merepresentasikan fungsi logika ke tabel kebenaran dan mampu mengaplikasikan fungsi ke dalam rangkaian logika
  3. [C4] menyatakan fungsi logika dari tabel kebenaran atau deskripsi hubungan masukan-keluaran sistem
  4. [C5] melakukan analisis rangkaian logika jika diberikan rangkaian dan nilai masukannya
  5. [C3] menggunakan dalil, teorema dan hukum aljabar Boolean untuk menyederhanakan persamaan logika
  6. [C3] menyederhanakan persamaan logika dengan peta Karnaugh (K-Map)
  7. [C3] menyederhanakan persamaan logika dari fungsi dengan masukan don’t care
  8. [C4] mendesain rangkaian logika optimal 2-level dengan benar jika diberikan kebutuhan/requirement desain yang diinginkan, baik dalam bentuk AND-OR, OR-AND, NAND-NAND dan NOR-NOR
  9. [C2] menjelaskan prinsip kerja rangkaian logika CMOS: NOT, NAND, NOR, AND, OR, TG, buffer, tristate

Kita takkan pernah tahu seberapa mampu kita tanpa diuji, dalam hal apa pun. Satu milestone terlampau saat kita lulus ujian, sebagai persiapan milestone berikutnya. Sekarang UTS menanti, manfaatkan yah… semoga sukses.

Categories: Kuliah, Sistem Digital
  1. No comments yet.
  1. No trackbacks yet.
*

This blog is kept spam free by WP-SpamFree.

Skip to toolbar