Archive

Archive for February, 2014

TKC241 – Perancangan Mikroprosesor (TA 2013/2014)

February 25th, 2014 No comments
Kredit:3 SKS Kuliah, 0 SKS Praktikum (Kuliah Pilihan)
Kuliah Prasyarat:TKC305 Sistem Digital Lanjut, TKC215 Arsitektur Komputer
Dosen:

Eko Didik Widianto (Lab Embedded, Siskom Undip)
email: didik@at@undip(dot)ac(dot)id

Metode pembelajaran:tatap muka (2 x 50 menit), presentasi materi, diskusi, tugas, presentasi kelompok
Durasi:±14 Minggu

Jadwal (lihat jadwal lengkap)

Read more…

TKC-326 Sistem Embedded Terdistribusi TA 2013/2014

February 25th, 2014 No comments
Kredit:2 SKS Kuliah, 0 SKS Praktikum (Kuliah Pilihan)
Kuliah Prasyarat:TKC-210 Teknik Interface & Peripheral, TKC-226 Sistem Embedded
Dosen:

1. Eko Didik Widianto (Lab Embedded, Siskom Undip)
    email: didik@at@undip(dot)ac(dot)id

2. Dania Eridianti (Lab Embedded, Siskom Undip)

Metode pembelajaran:tatap muka (2 x 50 menit), presentasi materi, diskusi, tugas, presentasi kelompok
Durasi:±14 Minggu

Distributed Embedded System on A Car

Jadwal (lihat jadwal lengkap)

  • Hari Rabu jam 7.00 – 08.40, ruang E202

Read more…

TKC242 Pengolahan Paralel TA-2013/2014

February 25th, 2014 No comments
Kredit:2 SKS Kuliah, 0 SKS Praktikum
Dosen:

1. Eko Didik Widianto (Lab Embedded, Siskom Undip)
    email: didik@at@undip(dot)ac(dot)id

2. Dania Eridianti (Lab Embedded, Siskom Undip)

Metode pembelajaran:tatap muka (2 x 50 menit), presentasi materi, diskusi, tugas, diskusi kelompok
Durasi:±14 Minggu

Jadwal (lihat jadwal lengkap)

  • Hari Kamis jam 7.50 – 09.30, ruang E202

Pengumuman

  • (25/02/14) Kuliah perdana akan dilakukan hari Kamis, 6 Maret 2014, jam 07.50-09.30, Ruang E202

Deskripsi Kuliah
Mata kuliah TKC242 merupakan mata kuliah pilihan di Program Studi Sistem Komputer. Dalam kuliah TKC242 ini, mahasiswa akan belajar teknik-teknik pemrosesan paralel, meliputi konsep sistem komputer paralel, arsitektur, model dan pemrograman paralel untuk aplikasi komputasional. Pemrograman paralel untuk memecahkan problem matematis dilakukan untuk dijalankan di atas mesin paralel dengan arsitektur memori bersama (shared memory) dan arsitektur memori terdistribusi. Model pemrograman thread digunakan untuk mesin dengan arsitektur memori bersama, yaitu komputer multiprosesor simetrik (SMP,symmetric multiprocessor). Model pemrograman message passing (MP) digunakan di mesin dengan arsitektur memori terdistribusi.

Materi pembelajaran meliputi: Read more…

TKC205 – Sistem Digital (2013 – Genap)

February 25th, 2014 No comments
Kredit:2 SKS Kuliah, 1 SKS Praktikum (TKC-309)
Dosen:Eko Didik Widianto (Lab Embedded, Siskom Undip) email: didik@at@undip(dot)ac(dot)id
Metode pembelajaran:tatap muka (2 x 50 menit), presentasi materi, diskusi, tugas, diskusi kelompok
Durasi:±16 Minggu

Jadwal (lihat jadwal lengkap)

  • Kelas A, Hari Senin, jam 11.10 – 12.50, Ruang D304
  • Kelas B, Hari Selasa, jam 07.50 – 09.30, Ruang D205

Pengumuman

  • (24/2/14) Kuliah perdana Sistem Digital TKC-205 akan dimulai hari Senin 3 Maret 2014 (Kelas A) dan hari Selasa 4 Maret 2014 (Kelas B). Peserta mata kuliah diharapkan mempersiapkan materi yang akan dibahas. Materi dapat didownload dari halaman web ini.

Deskripsi Kuliah Kuliah ini merupakan kuliah wajib di program studi Sistem Komputer, Fakultas Teknik Undip. Kuliah ini mempelajari dasar-dasar sistem digital mulai dari konsep, analisis, perancangan, implementasi dan evaluasi rangkaian logika. Konsep dan analisis rangkaian logika meliputi gerbang logika, ekspresi dan persamaan logika, aljabar Boolean, representasi bilangan digital dan operasi aritmetika. Perancangan (sintesis) ditujukan untuk menghasilkan rangkaian logika yang optimal (seringkali minimal) dengan menyederhanakan persamaan logika menggunakan aljabar Boolean, peta Karnaugh dan metode tabular Quine-McKluskey. Perancangan dilakukan untuk menghasilkan rangkaian kombinasional dan/atau sekuensial. Perancangan rangkaian sekuensial sinkron dilakukan menggunakan model Moore dan Mealy. Teknologi implementasi diarahkan menggunakan chip standar TTL (Transistor-transistor logic). Evaluasi rangkaian dilakukan untuk menverifikasi desain rangkaian lewat pengujian atau menggunakan program bantu simulator. Pokok bahasannya tersusun atas 5 bagian, yaitu:

  1. Pendahuluan sistem digital Bagian ini membahas sistem digital secara umum serta konsep dan analisis rangkaian logika.
  2. Rangkaian logika minimal Bagian ini membahas aljabar Boolean, sintesis rangkaian logika, peta Karnaugh, rangkaian multikeluaran, metode Quine-McKluskey dan program sintesis untuk menghasilkan rangkaian logika yang optimal (seringkali minimal).
  3. Teknologi implementasi Bagian ini membahas rangkaian logika CMOS dan rangkaian terintegrasi standar TTL keluarga 74xx untuk implementasi rangkaian logika.
  4. Sistem bilangan digital Bagian ini membahas representasi bilangan digital, operasi bilangan biner dan rangkaian aritmetika biner.
  5. Rangkaian digital Bagian membahas rangkaian kombinasional, elemen rangkaian sekuensial dan rangkaian sekuensial sinkron sebagai penyusun komputer.  Rangkaian sekuensial dirancang menggunakan model FSM Moore dan Mealy.

Kuliah TKC205 menjadi landasan untuk mata kuliah lanjut, seperti TKC210 (teknik interface dan antarmuka), TKC211 (Teknik Mikroprosesor), TKC305 (Sistem Digital Lanjut), TKC213 (Organisasi Komputer) dan TKC241 (Perancangan Mikroprosesor). Standar Kompetensi Mahasiswa akan mampu memahami secara komprehensif tentang konsep sistem digital. Dengan pemahaman konsep tersebut, mahasiswa akan mampu merancang dan menganalisis, mengimplementasikan, mengaplikasikan rangkaian digital (menggunakan teknologi TTL/CMOS) dan mengkomunikasikan solusi desain sistem digital dengan jelas, runut dan tepat baik tertulis maupun lisan. Mahasiswa akan mampu melakukan simulasi rangkaian logika dengan menggunakan program simulator, misalnya Qucs dari Michael Margraf (Quite Universal Circuit Simulator) atau program simulator lainnya. Ketentuan dan Sistem Evaluasi (Lihat Kontrak Perkuliahan)

NoEvaluasiBobot
1Tugas30%
2Kuis
3Ujian Tengah Semester30%
4Ujian Akhir Semester40%

Buku Acuan/Referensi

  1. (Buku Utama) Eko Didik Widianto, Sistem Digital: Analisis, Desain dan Implementasi, Edisi Pertama, Graha Ilmu, 2014
  2. Stephen Brown and Zvonko Vranesic, Fundamentals of Digital Logic with Verilog/VHDL, 2nd Edition, McGraw-Hill, 2005
  3. Peter J. Ashenden, Digital Design: An Embedded Systems Approach Using Verilog/VHDL, Morgan Kaufmann, 2008
  4. Ronald J. Tocci, Neal S. Widmer, Gregory L. Moss, “Digital Systems: Principles and Applications”, Edisi 11, Pearson, 2011Buku ini bisa dipinjam di perpustakaan jurusan.
  5. Sumber lain: paper ilmiah, website project
  6. Buku Ajar/Handout:
    1. Eko didik widianto (2011): Sintesis rangkaian logika

Read more…

Categories: Kuliah, Sistem Digital
Skip to toolbar